Standaard Boekhandel gebruikt cookies en gelijkaardige technologieën om de website goed te laten werken en je een betere surfervaring te bezorgen.
Hieronder kan je kiezen welke cookies je wilt inschakelen:
Standaard Boekhandel gebruikt cookies en gelijkaardige technologieën om de website goed te laten werken en je een betere surfervaring te bezorgen.
We gebruiken cookies om:
De website vlot te laten werken, de beveiliging te verbeteren en fraude te voorkomen
Inzicht te krijgen in het gebruik van de website, om zo de inhoud en functionaliteiten ervan te verbeteren
Je op externe platformen de meest relevante advertenties te kunnen tonen
Je cookievoorkeuren
Standaard Boekhandel gebruikt cookies en gelijkaardige technologieën om de website goed te laten werken en je een betere surfervaring te bezorgen.
Hieronder kan je kiezen welke cookies je wilt inschakelen:
Technische en functionele cookies
Deze cookies zijn essentieel om de website goed te laten functioneren, en laten je toe om bijvoorbeeld in te loggen. Je kan deze cookies niet uitschakelen.
Analytische cookies
Deze cookies verzamelen anonieme informatie over het gebruik van onze website. Op die manier kunnen we de website beter afstemmen op de behoeften van de gebruikers.
Marketingcookies
Deze cookies delen je gedrag op onze website met externe partijen, zodat je op externe platformen relevantere advertenties van Standaard Boekhandel te zien krijgt.
Je kan maximaal 250 producten tegelijk aan je winkelmandje toevoegen. Verwijdere enkele producten uit je winkelmandje, of splits je bestelling op in meerdere bestellingen.
This paper describes the results of the analysis and implementation of ultra-fast low-power superconductor digital switching cores based on Rapid Single-Flux- Quantum (RSFQ) technology. In particular, RSFQ circuits for implementation of crossbar, Batcher- banyan and TDM shared bus switching cores are considered, and possible parameters of these circuits are estimated. The results show that the proposed RSFQ digital switches with overall throughput of 2.88 Tbps per chip operating at the exchange frequencies of 30 GHz and dissipating very little power could effectively compete with their semiconductor and photonic counterparts. Based upon the results of the analysis, the Batcher-banyan switching core was chosen for the hardware implementation. Several low- level architectures of the so-called β element, or 2x2 cross-point switch, and also address decoders for a sorting and for an expanding network nodes, were developed and mapped onto RSFQ elementary cells. We consider the support tools and concepts used for the simulation, modeling, and testing of the switching network, namely, physical-level and gate-level simulators of complex RSFQ circuits.